在布線空間許可的條件下,加大相鄰信號線間的間距,減小信號線的平行長度,時鐘線盡量與樞紐信號線垂直而不要平行; 假如統(tǒng)一層內(nèi)的平行走線幾乎無法避免,在相鄰兩個層,走線的方向務(wù)必卻為相互垂直; 在數(shù)字電路中,通常的時鐘信號都是邊緣變化快的信號,對外串擾大。所以在設(shè)計中,時鐘線宜用地線包抄起來并多打地線孔來減少分布電容,從而減少串擾。
高頻電路布線要留意信號線近間隔平行走線所引入的“串擾”,串擾是指沒有直接連接的信號線之間的耦合現(xiàn)象。因為高頻信號沿著傳輸線是以電磁波的形式傳輸?shù)?,信號線會起到天線的作用,電磁場的能量會在傳輸線的附近發(fā)射,信號之間因為電磁場的相互耦合而產(chǎn)生的不期望的噪聲信號稱為串擾(Crosstalk)。PCB板層的參數(shù)、信號線的間距、驅(qū)動端和接收真?zhèn)€電氣特性以及信號線端接方式對串擾都有一定的影響。
電路板的高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必需,也是降低干擾的有效手段,PCB板層數(shù)越高,制造工藝越復雜,單位本錢也就越高,這就要求在進行PCB Layout時,除了選擇合適的層數(shù)的PCB板,還需要進行公道的元器件布局規(guī)劃,并采用準確的布線規(guī)則來完成設(shè)計。
隨著板級集成度的不斷提升,對電源管理的作用和復雜性的要求也越來越高。多個器件可能需要遵循特殊的上電和斷電時序。甚至使用多個電壓支持核和I/O電路的單芯片可能需要專門的時序。通過使用DC-DC轉(zhuǎn)換器及負載點穩(wěn)壓器,往往是在本地電路板上提供多個電源,并可能需要單獨的監(jiān)測和控制功能。